Защита от электростатического разряда: от IP до SoC ANSYS PathFinder помогает планировать, проверять и утверждать проекты IP и полнофункциональных SoC на предмет целостности и устойчивости к действию электростатического разряда (ESD). Анализ выполняется на уровне компоновки и схемы, чтобы помочь выявить и изолировать проблемы конструкции, которые могут вызвать отказ микросхем или IP-адреса из-за модели заряженного устройства (CDM), модели человеческого тела (HBM) или других моделей электростатического разряда. Основные возможности Ansys PathFinder: - Проектирование и проверка целостности и устойчивости электронной схемы к электростатическим разрядам на уровне стандартного элемента, IP-блока или целой микросхемы.
- Выявление причин и предотвращение отказов микросхем или IP-блока с использованием модели тела человека (HBM), модели заряженного устройства (CDM) и других моделей возникновения электростатического разряда (ESD).
- Проверка изделий на соответствие стандартам изготовления микросхем и формирование отчетов.
- Анализ архитектуры микросхем для установления основных причин их отказа.
- Нестационарные расчеты с пикосекундным разрешением с использованием SPICE-моделей.
- Обширная библиотека элементов SoC.
- Стандартные форматы данных, такие как GDS и DEF
- Многопоточность и распределенные вычисления для больших задач.
|